aller au menu   |   aller au contenu

www.cnes.fr www.issat.com
Catalogue des formations spatiales

Formations

Stage - Système de haut niveau (HLS) pour system on chip

Détails de la formation

Objectifs : Assurant accélération matérielle, sécurité du système et évolutivité du produit, les circuits FPGA sont désormais un composant incontournable des dispositifs d’électronique embarquée. Pour répondre aux cycles toujours plus courts des produits mis sur le marché, il devient indispensable de maîtriser sa relative complexité par l’utilisation experte des (nouveaux) outils de description de haut niveau (High-level synthesis, dit HLS).
A l’issue de cette formation, les participants seront capables de maîtriser l’ensemble du flot de conception d’un système numérique complexe en utilisant un langage de HLS.

Public concerné : Ingénieurs en charge de concevoir, développer ou maintenir des systèmes sur puce fondés sur des FPGA.

Prérequis : Electronique numérique : FPGA et langage de description matériel (VHDL, Verilog, …).
Microprocesseur : architecture et langage de programmation de bas niveau (langage C).
Le stage « System on Chip (SoC) : co-conception logicielle et matérielle embarquée sur FPGA » est un excellent point d’entrée de cette formation.
Informatique : l’algorithmique est un second point d’entrée possible pour cette formation.

Durée et modalités : 21 h

Site web dédié : https://fc.sorbonne-universite.fr/nos-offres/synthese-de-haut-niveau-hls-pour-system-on-chip/

Domaines

Thèmes